當前位置: 首頁 > 結構工程師 > 結構工程師備考資料 > 一級基礎科目(一)輔導---邏輯門電路

一級基礎科目(一)輔導---邏輯門電路

更新時間:2009-10-19 15:27:29 來源:|0 瀏覽0收藏0

結構工程師報名、考試、查分時間 免費短信提醒

地區(qū)

獲取驗證 立即預約

請?zhí)顚憟D片驗證碼后獲取短信驗證碼

看不清楚,換張圖片

免費獲取短信驗證碼

  9.2 邏輯門電路

  實現(xiàn)邏輯運算的電路稱為邏輯門電路,簡稱門電路,前面介紹了三種基本運算,實現(xiàn)中基本運算的電路分別稱為與門、或門和非門。

  9.2.1 分立元件門電路

  1.二極管與門:電路如圖8-9-4(a),A、B為輸入端,Y為輸出端(輸入、輸出和電源共用的地線未在圖中畫出),按輸入信號的不同,有四種不同的工作情況:

  (1)UA=UB=0V,此時二極管D1、D2導通,UY≈0V。

  (2) UA=0V,UB=3V,此時D1導通,由于鉗位作用,UY≈0V,D2截止。

  (3) UA=3V,UB=0V,此時D2導通,Dl截止,UY=0V。

  (4) UA=3V,UB=3V。D1,D2都導通,UY≈3V。

  上述輸出電平與輸入電平關系列于表8-9-4。若對電位賦值,高電平為“1”,低電平為“0”,可列出表8-9-5真值表。它和“與”關系真值表完全吻合。該電路實現(xiàn)了“與”運算稱與門電路,邏輯符號如圖8-9-4(b)所示。

  應該說明的是上述賦值方法稱正邏輯,若把低電平作為“1”。高電平為“0”,稱負邏輯,在后面的分析中若不加說明均采用正邏輯。

  2.二極管或門:電路及邏輯符號如圖8-9-5所示。采用上述類似的分析方法,可得表8-9-6,表8-9-7。 

更多信息請訪問結構工程師頻道    結構工程師論壇

?2009年結構工程師考試時間:9月19、20日
?08年考試規(guī)范、標準: 2009年一級結構工程師考試網上遠程輔導招生簡章!
?09年結構工程師老師輔導,現(xiàn)在報名可贈07、08年課程!

  3.非門電路:圖8-9-6示出了非門的電路及邏輯符號,非門又稱反相器。在下面的分析中設β=30。

  (1)UA=0V。此時的基極電位UB<0,T截止。UY=UCC

  (2)UA=3V,則T導通,UB=0.7 v,IB=0.82(mA)。晶體管飽和所需的最小基極電流IBS=0.09(mA)。T飽和,UY=0V??闪斜碚f明輸出與輸入的關系實現(xiàn)非運算(表8-9-8、表8-9-9)。圖8-9-6是非門電路。

  與分立元件電路相比,集成電路具有體積小、重量輕、可靠性高、功耗低、工作速率高等優(yōu)點。在數(shù)字電路領域內,集成電路幾乎取代了所有分立元件電路。TTL門電路中最基本的電路是與非門,其他門電路都是在此基礎上組合而成。

  1.TTL與非門

  圖8-9-8是最基本的TTL與非門電路及其圖形符號。T1是多發(fā)射極晶體管。把它的集電結看成一個二極管,把發(fā)射結看成與前者背靠背的幾個二極管,如圖8-9-9。這樣T1的作用和二極管與門的作用完全相似。

  當輸入端不全為1時,則T1的基極與“0”態(tài)發(fā)射極間處正偏。這時電源通過R1為T1提供基極電流。T1的基極電位約0.7V左右,不足以使T2、T5導通。所以T2、T5截止。電源通過R2向T3、T4提供基極電流,使T3、T4導通。這時:

  輸出高電平,為邏輯“1”。

  當輸入全為“1”時,T1的所有發(fā)射結反偏。電源通過R1和T1集電結向T2、T5提供基極電流,合理選擇電路參數(shù),使T2、T5飽和,輸出電位UF為T5的飽和壓降UCES≈0V,為邏輯“0”。電路實現(xiàn)與非運算。

  2.CMOS門電路

  它是用金屬一氧化物一半導體場效應管(MOSFET)構成的。內部結構與TTL雖完 全不同,但邏輯符號和功能卻是完全相同的。學習中應掌握其使用特點,這里不作詳細分 析,可參閱有關文獻。

  3.集成門電路的主要特性參數(shù)

  (1)電源電壓:要使集成電路正常工作,首先要正確連接電源和地。TTL的電源電壓是:5V±5%,標準CMOS系列是3V--18V。

  (2)工作溫度:TTL74系列工作溫度是0C一70℃;54系列是―55℃~125℃,標準CMOS系列是―40℃~85℃。

  (3)直流(靜態(tài))參數(shù):直流參數(shù)是指電路處于穩(wěn)定的邏輯狀態(tài)下測得的參數(shù)。這些參數(shù)見表8-9―10,表8-9-11。

  (4)動態(tài)參數(shù):動態(tài)參數(shù)是指電路在進行邏輯狀態(tài)轉換時的有關參數(shù)。常用的有平均傳輸時間tpd,最高工作頻率等。

  (5)負載能力:門電路的負載能力是指能驅動多少個同類型門的能力(稱扇出系數(shù))。TTL電路的扇出系數(shù)N=15左右,CMOS的N>50,而手冊上一般給出CMOS的N=20,主要因負載門個數(shù)太多,使負載電容增大,可能造成電路延遲時間過大。

分享到: 編輯:環(huán)球網校

資料下載 精選課程 老師直播 真題練習

結構工程師資格查詢

結構工程師歷年真題下載 更多

結構工程師每日一練 打卡日歷

0
累計打卡
0
打卡人數(shù)
去打卡

預計用時3分鐘

結構工程師各地入口
環(huán)球網校移動課堂APP 直播、聽課。職達未來!

安卓版

下載

iPhone版

下載

返回頂部